LCMXO2-2000HC-4TG100I FPGA CPLD MachXO2-2000HC 2.5V / 3.3V
Önüm aýratynlyklary
Pbfree kody | Hawa |
Rohs kody | Hawa |
Bölekleýin durmuş sikli kody | Işjeň |
Ihs öndüriji | GATNAŞYK SEMIKONDUCTOR KORP |
Bölek paket kody | QFP |
Bukjanyň beýany | QFP, QFP100, .63SQ, 20 |
Hasaplamak | 100 |
Ylalaşyk koduna ýetiň | laýyk gelýär |
ECCN kody | EAR99 |
HTS kody | 8542.39.00.01 |
Samacsys öndürijisi | Panel ýarymgeçiriji |
Goşmaça aýratynlyk | Şonuň ýaly-da 3.3 V NOMINAL ÜPJÜNÇILIKDE IŞLE. .R |
Sagat ýygylygy-iň ýokary | 133 MGs |
JESD-30 kody | S-PQFP-G100 |
JESD-609 kody | e3 |
Uzynlyk | 14 mm |
Çyglylyga duýgurlyk derejesi | 3 |
Girişleriň sany | 79 |
Logiki öýjükleriň sany | 2112 |
Netijeleriň sany | 79 |
Terminallaryň sany | 100 |
Işleýiş temperaturasy-Maks | 100 ° C. |
Işleýiş temperaturasy-Min | -40 ° C. |
Bukja materiallary | PLASTIK / EPOXY |
Bukja kody | QFP |
Bukjanyň ekwiwalent kody | QFP100, .63SQ, 20 |
Bukja şekili | SQUARE |
Paket stili | GÖRNÜŞ |
Gaplamak usuly | SY TRAHAT |
Akokarky şöhlelenme temperaturasy (Cel) | 260 |
Elektrik üpjünçiligi | 2.5 / 3.3 V. |
Programmirläp boljak logika görnüşi | SÖELGI MAKSATNAMASY GATE ARRAY |
Kwalifikasiýa ýagdaýy | Kwalifikasiýa däl |
Oturylan beýiklik | 1,6 mm |
Naprýatageeniýe-Maks | 3.465 V. |
Naprýa .eniýe-min | 2.375 V. |
Naprýatageeniýe nomeri | 2.5 V. |
Faceerüsti dag | Hawa |
Terminal | Mat gala (Sn) |
Terminal görnüşi | GUL ganaty |
Terminal meýdança | 0,5 mm |
Terminalyň ýagdaýy | QUAD |
Wagt @ Peak Reflow Temperature-Maks (lar) | 30 |
Ini | 14 mm |
Önümiň tanyşdyrylyşy
FPGAPAL we GAL ýaly programmirläp bolýan enjamlar esasynda mundan beýläkki ösüşiň önümidir we içerki gurluşy üýtgetmek üçin programmirläp bolýan çipdir.FPGA amaly aýratyn integral zynjyr (ASIC) ulgamynda ýarym adaty zynjyryň bir görnüşi bolup, ol diňe bir ýörite zynjyryň kemçiliklerini çözmän, eýsem asyl programmirläp bolýan enjamyň çäkli mukdarda derweze zynjyrlarynyň kemçiliklerini hem ýeňip geçýär.Çip enjamlarynyň nukdaýnazaryndan, FPGA-nyň özi sanly dolandyryş modulyny, gurlan bölümi, çykyş bölümini we giriş bölümini öz içine alýan ýarym ýöriteleşdirilen zynjyrda adaty integral zynjyry emele getirýär.
FPGA, CPU, GPU we ASIC arasyndaky tapawutlar
(1) Kesgitleme: FPGA meýdan programmirläp boljak logiki derwezäniň massiwidir;CPU merkezi gaýtadan işleýän bölümdir;GPU şekil prosessorydyr;Asika ýöriteleşdirilen prosessorlardyr.
(2) Hasaplaýyş güýji we energiýa netijeliligi: FPGA hasaplaýyş güýjünde energiýa netijeliligi has gowy;CPU iň pes hasaplaýyş güýjüne eýe we energiýa netijeliligi pes;GPokary GPU hasaplaýyş güýji, energiýa netijeliligi;ASIC ýokary hasaplaýyş güýji, energiýa netijeliligi.
(3) Bazar tizligi: FPGA bazaryň tizligi çalt;CPU bazarynyň tizligi, önümiň ýetişmegi;GPU bazaryň tizligi çalt, önüm ýetişdi;Asikler bazara haýal we uzak ösüş sikline eýe.
(4) Bahasy: FPGA synag we ýalňyşlyk bahasy pes;GPU maglumatlary gaýtadan işlemek üçin ulanylanda birligiň bahasy iň ýokary bolýar;GPU maglumatlary gaýtadan işlemek üçin ulanylanda birligiň bahasy ýokary bolýar.ASIC-iň ýokary bahasy bar, köpeldilip bilner we köpçülikleýin önümçilikden soň çykdajylar netijeli azaldylyp bilner.
(5) öndürijilik: FPGA maglumatlary gaýtadan işlemek ukyby güýçli, umuman bagyşlanýar;GPU iň umumy (gözegçilik görkezmesi + amal);GPU maglumatlary gaýtadan işlemegiň güýçli köp taraplylygy bar;ASIC iň güýçli AI hasaplaýyş güýjüne eýedir we iň bagyşlanan.
FPGA amaly ssenarileri
(1)Aragatnaşyk meýdany: Aragatnaşyk meýdanyna ýokary tizlikli aragatnaşyk protokolyny gaýtadan işlemegiň usullary gerek, beýleki tarapdan, aragatnaşyk protokoly islendik wagt üýtgedilýär, ýörite çip ýasamak üçin amatly däl, şonuň üçin funksiýany çeýe üýtgedip biljek FPGA ilkinji saýlaw boldy.
Telekommunikasiýa pudagy FPGas-dan köp peýdalanýar.Telekommunikasiýa ülňüleri yzygiderli üýtgeýär we telekommunikasiýa enjamlaryny gurmak gaty kyn, şonuň üçin telekommunikasiýa çözgütlerini hödürleýän kompaniýa ilki bilen bazaryň iň uly paýyny eýeleýär.Asics öndürmek üçin köp wagt alýar, şonuň üçin FPGas gysga ýol açýar.Telekom enjamlarynyň başlangyç wersiýalarynda FPGA bahasy çaknyşyklaryna sebäp bolan FPgas kabul edilip başlandy.FPGas-yň bahasy ASIC simulýasiýa bazary bilen baglanyşykly bolmasa-da, telekom çipleriniň bahasy.
(2)Algoritm meýdany: FPGA çylşyrymly signallary gaýtadan işlemek ukybyna eýedir we köp ölçegli signallary gaýtadan işläp biler.
.
(4)Howpsuzlykgözegçilik meýdany: Häzirki wagtda protsessor köp kanally gaýtadan işlemek kyn we diňe tapyp we derňäp bilýär, ýöne FPGA bilen aňsatlyk bilen çözülip bilner, esasanam grafika algoritmleri.
. ulanylar, FPGA köp sanly hereketlendirijini dolandyryp biler.