LCMXO2-256HC-4TG100C Bir Stocka IC üpjün edijisinde bäsdeşlik bahasy bilen özboluşly we täze
Önüm aýratynlyklary
Pbfree kody | Hawa |
Rohs kody | Hawa |
Bölekleýin durmuş sikli kody | Işjeň |
Ihs öndüriji | GATNAŞYK SEMIKONDUCTOR KORP |
Bölek paket kody | QFP |
Bukjanyň beýany | LFQFP, |
Hasaplamak | 100 |
Ylalaşyk koduna ýetiň | laýyk gelýär |
ECCN kody | EAR99 |
HTS kody | 8542.39.00.01 |
Samacsys öndürijisi | Panel ýarymgeçiriji |
Goşmaça aýratynlyk | Şonuň ýaly-da 3.3 V NOMINAL ÜPJÜNÇILIKDE IŞLE. .R |
JESD-30 kody | S-PQFP-G100 |
JESD-609 kody | e3 |
Uzynlyk | 14 mm |
Çyglylyga duýgurlyk derejesi | 3 |
Bagyşlanan girişleriň sany | |
I / O setirleriň sany | |
Girişleriň sany | 55 |
Netijeleriň sany | 55 |
Terminallaryň sany | 100 |
Işleýiş temperaturasy-Maks | 85 ° C. |
Işleýiş temperaturasy-Min | |
Gurama | 0 Bagyşlanan girişler, 0 I / O. |
Çykyş funksiýasy | GARŞY |
Bukja materiallary | PLASTIK / EPOXY |
Bukja kody | LFQFP |
Bukjanyň ekwiwalent kody | TQFP100, .63SQ |
Bukja şekili | SQUARE |
Paket stili | GÖRNÜŞ, IOW GOWY PROFILE, IINE GOWY GÖRNÜŞ |
Gaplamak usuly | SY TRAHAT |
Akokarky şöhlelenme temperaturasy (Cel) | 260 |
Elektrik üpjünçiligi | 2.5 / 3.3 V. |
Programmirläp boljak logika görnüşi | FLASH PLD |
Aýramagy gijikdirmek | 7.36 ns |
Kwalifikasiýa ýagdaýy | Kwalifikasiýa däl |
Oturylan beýiklik | 1,6 mm |
Naprýatageeniýe-Maks | 3.462 V. |
Naprýa .eniýe-min | 2.375 V. |
Naprýatageeniýe nomeri | 2.5 V. |
Faceerüsti dag | Hawa |
Temperatura derejesi | BAŞGA |
Terminal | Mat gala (Sn) |
Terminal görnüşi | GUL ganaty |
Terminal meýdança | 0,5 mm |
Terminalyň ýagdaýy | QUAD |
Wagt @ Peak Reflow Temperature-Maks (lar) | 30 |
Ini | 14 mm |
Önümiň tanyşdyrylyşy
Çylşyrymly programmirläp bolýan logika enjamy (CPLD), LSI (Uly göwrümli integral zynjyr) integrirlenen zynjyrda amaly aýratyn integral zynjyr (ASIC).Güýçli sanly ulgam dizaýnyna gözegçilik etmek üçin amatly we gijä galmagy dolandyrmak amatly.CPLD integral zynjyrlarda iň çalt ösýän enjamlaryň biridir.
CPLD komponentleri
CPLD uly göwrümli we çylşyrymly gurluşy bolan çylşyrymly programmirläp bolýan logiki enjamdyrintegral zynjyrlar.
CPLD-iň bäş esasy bölegi bar: logiki massiw bloky, makro birligi, önümiň möhleti, programmirläp bolýan simli massiw we I / O dolandyryş bloky.
1. Logiki Array Blok (LAB)
Logiki massiw bloky 16 makro öýjükden ybarat bolup, köp LABS programmirläp bolýan massiw (PIA) we global awtobus bilen birleşdirilýär
2. Makro bölümi
MAX7000 seriýasyndaky makro birligi üç sany funksional blokdan ybarat: logiki massiw, önümi saýlamak matrisasy we programmirläp bolýan sanaw.
3. Önümiň möhleti
Her makro öýjügiň bir önüm termini tersine logiki massiwine yzyna iberilip bilner.
4. Programmirläp bolýan simli massiw PIA
Her LAB programmirläp bolýan simli massiw arkaly zerur logikany emele getirmek üçin birikdirilip bilner.Bu global awtobus enjamdaky islendik signal çeşmesini barmaly ýerine birikdirip bilýän programmirläp bolýan kanaldyr.
5. I / O dolandyryş bloky
I / O dolandyryş bloky her I / O pinini giriş / çykyş we iki taraplaýyn işlemek üçin aýratyn düzmäge mümkinçilik berýär.
CPLD we FPGA deňeşdirmek
Ikisem bolsaFPGAweCPLDprogrammirläp bolýan ASIC enjamlary we köp umumy häsiýetlere eýe, CPLD we FPGA gurluşynyň tapawudy sebäpli olaryň öz aýratynlyklary bar:
1.CPLD dürli algoritmleri we kombinator logikany doldurmak üçin has amatly, FP GA yzygiderli logikany doldurmak üçin has amatlydyr.Başga sözler bilen aýdylanda, FPGA flip-flop baý gurluş üçin has amatly, CPLD bolsa flip-flop çäkli we önüm termininiň baý gurluşy üçin has amatlydyr.
2. CPLD-iň üznüksiz marşrut gurluşy, wagty gijikdirmegiň birmeňzeş we öňünden aýdyp boljakdygyny kesgitleýär, FPGA-nyň segmentli marşrut gurluşy bolsa gijikdirilmegini öňünden kesgitleýär.
3.FPGA programmirlemekde CPLD-den has çeýeligi bar.CPLD logiki funksiýany kesgitlenen içerki birikme zynjyry bilen üýtgetmek arkaly programmirlenýär, FPGA bolsa içerki birikmäniň simlerini üýtgetmek arkaly programmirlenýär.FP GA logika derwezesiniň aşagynda programmirläp bolýar, CPLD bolsa logika blokynyň aşagynda programmirläp bolýar.
4. FPGA-nyň integrasiýasy CPLD-den has ýokary we has çylşyrymly sim gurluşy we logika durmuşa geçirilmegi bar.
5.CPLD ulanmak FPGA-dan has amatly.E2PROM ýa-da FASTFLASH tehnologiýasyny ulanyp CPLD programmirlemek, daşarky ýat çipi ýok, ulanmak aňsat.Şeýle-de bolsa, FPGA-nyň programmirleme maglumatlary daşarky ýatda saklanmalydyr we ulanmak usuly çylşyrymly.
6. CPLDS FPgas-dan has çalt we öňünden aýdyp bolýar.Sebäbi FPGas derwezeli derejeli programmirleme bolup, CLBS arasynda paýlanan özara baglanyşyklar kabul edilýär, CPLDS bolsa logiki blok derejeli programmirleme we logiki bloklaryň arasyndaky baglanyşyklar bir-birine bagly.
7. Programmirleme usulynda, CPLD esasan E2PROM ýa-da FLASH ýat programmirlemesine esaslanýar, programmirleme wagty 10 000 esse, artykmaçlygy programma maglumatlarynyň ulgam güýjüniň ýitmezligidir.CPLD-ni iki kategoriýa bölmek bolar: programmistde programmirlemek we ulgamda programmirlemek.FPGA-nyň köpüsi SRAM programmirleme esaslanýar, ulgam öçürilende programmirleme maglumatlary ýitýär we programmirleme maglumatlary her gezek işledilende enjamyň daşyndan SRAM-a ýazylmaly.Onuň artykmaçlygy, islän wagtyňyz programmirläp bolýar we tagtanyň derejesinde we ulgam derejesinde dinamiki konfigurasiýa ýetmek üçin işde çalt programmirläp bolýar.
8.CPLD gizlinligi gowy, FPGA gizlinligi pes.
9. Umuman aýdanyňda, CPLD-iň energiýa sarp edilişi FPGA-dan has uly we integrasiýa derejesi näçe ýokary bolsa, şonça-da aýdyň bolýar.