sargyt_bg

önümleri

Integrirlenen zynjyr täze we özboluşly elektronika 5M240ZT100C5N ic üpjün ediji bir ýer BOM hyzmatyny satyn alýar

gysga düşündiriş:


Önümiň jikme-jigi

Haryt bellikleri

Önüm aýratynlyklary

TYPE Düşündiriş
Kategoriýa Toplumlaýyn zynjyrlar (IC)

Içerki

CPLDs (Çylşyrymly programmirläp bolýan logika enjamlary)

Mfr Intel
Seriýa MAX® V.
Bukja Gatnaşyk
Standart paket 90
Önümiň ýagdaýy Işjeň
Programmirläp boljak görnüş Ulgam programmirläp bolýar
Gijä galmak tpd (1) Maks 7.5 ns
Naprýa .eniýe üpjünçiligi - Içerki 1.71V ~ 1.89V
Logika elementleriniň / bloklaryň sany 240
Makrosellleriň sany 192
I / O sany 79
Işleýiş temperaturasy 0 ° C ~ 85 ° C (TJ)
Gurnama görnüşi Faceerüsti dag
Bukja / gap 100-TQFP
Üpjün ediji enjam bukjasy 100-TQFP (14 × 14)
Esasy önümiň belgisi 5M240Z

A. Adaty FPGA çipleri haýsylar?

Häzirki wagtda bazardaky FPGA çipleri, esasan, FPGA bazar paýynyň 80% -den gowragyny eýeleýän Xilinx we Altera-dan gelýär.Beýleki FPGA öndürijileriniň önümleri esasan belli bir amaly programmalar üçin niýetlenendir, mysal üçin, Actel esasan awiasiýa we howa giňişliginiň önümleriniň talap edilýän şertlerini kanagatlandyrmak üçin FPGA-lardan goraýjy gurluşy öndürýär.Aşakda Altera we Xilinx atly iki kompaniýanyň wekilçilikli önümleri bar.

Alteranyň adaty önümleri

Alteranyň FPGA enjamlary takmynan üç seriýa bölünýär: biri pes derejeli Siklon seriýasy;ikinjisi ýokary derejeli “Stratix” seriýasy, üçünjisi bolsa ikisiniň arasynda aňsatlaşdyrylyp bilinýän “Arriva” seriýasy.

1. ýokary öndürijilikli Stratix seriýasy FPGA-lar üçin

“Stratix” seriýaly FPGA ulanyjylara iň ösen ýokary öndürijilikli önümleri çykarmak üçin töwekgelçiligi we has ýokary öndürijiligi gysga wagtda peseltmäge kömek edip biler.Highokary dykyzlygy, ýokary öndürijiligi we baý aýratynlyklary birleşdirip, FPGA-laryň “Stratix” maşgalasy has köp aýratynlyklary birleşdirip, ulgam zolagyny giňeldip biler.Önüm nesilleriniň “Stratix” maşgalasynyň aýratynlyklary rewolýusiýa bolup, ösmegini dowam etdirýär.FPGA-laryň “Stratix” maşgalasynyň işe girizilen senesi we gaýtadan işleýiş tehnologiýalary 1-1-nji tablisada görkezilýär.

1-1-nji tablisa

“Stratix FPGAs” we “Stratix GX” modelleri Alteranyň “Stratix FPGA” maşgalasyndaky iň irki modellerdir.Performanceokary öndürijilikli FPGA maşgalasy DSP gaty intellektual eýeçilik (IP) modullaryny we Alteranyň giňden ulanylýan TriMatrix çip ýady we çeýe I / O arhitekturasy bilen tanyşdyrýar.

Stratix II FPGA we Stratix II GX modelleri, 4 girişli LUT-y ýokary öndürijilikli 8 girişli segmentli gözleg tablisasy (LUT) bilen çalyşýan Adaptive Logic Module (ALM) arhitekturasyny hödürleýär.II GX FPGAs we täze dizaýnlar üçin henizem ýokary maslahat berilýär.

“Stratix III FPGAs” pudagyň iň pes kuwwatly, ýokary öndürijilikli 65nm FPGA-larydyr.logika görnüşinden (L), ýatdan we DSP güýçlendirmekden (E) peýdalanyp, ulanyjynyň dizaýn çeşmesiniň talaplaryny talap edilýäninden has uly çeşmeler bilen dizaýn etmezden birleşdirip biler, şeýlelik bilen tagtalary tygşytlar, düzmek wagtyny gysgaldyp we çykdajylary azaldyp biler.strategiki III FPGA-lar, esasan, köp programmalar üçin ýokary derejeli ýadro ulgamyny gaýtadan işlemek üçin niýetlenendir.

“Stratix IV FPGAs” iň ýokary dykyzlygy, iň oňat öndürijiligi we islendik 40nm FPGA-nyň iň pes sarp edişini hödürleýär.“Stratix IV FPGA” maşgalasy, ýokary öndürijilikli 40nm FPGA, simsiz we kesgitli aragatnaşyk, harby, ýaýlym we başgalar ýaly köp bazarlaryň we programmalaryň isleglerini kanagatlandyrmak üçin geçiriji (GX we GT) bilen ösen (E) we ösen enjamlary hödürleýär. maşgala iň gowy synp 11.3 Gb / sek geçirijileri öz içine alýar.

“Stratix V FPGAs” 28nm FPGA-nyň iň ýokary zolakly we iň ýokary ulgam integrasiýasyna ýetýär we örän çeýe.Enjam maşgalasyna arka gabat gelýän, çip-çip we çip-modul funksiýasy bolan 14.1 Gb / sek (GS we GX) modeller, şeýle hem çip-çip we çip-to- goldaýan 28G (GT) geçiriji modeller girýär. bir milliondan gowrak LE we 4096 takyk sazlap boljak DSP modully modul.

“Intel” -iň 14nm üç derwezeli tehnologiýasy bolan “Altera Stratix 10 FPGA” iň oňat öndürijiligi, geçirijilik giňligini we islendik FPGA ulgam integrasiýasyny we gaty az sarp edişini hödürleýär.strategiki 10 enjamda 56 Gbit / sek geçiriji, 28 Gbit / sek arka uçarlary, ýüzýän nokatly sanly signallary gaýtadan işlemek (DSP) we güýçlendirilen IEEE 754 goldawy bar. - watt üçin amatly öndürijilik üçin optimal gaty ýadro prosessor ulgamy.


  • Öňki:
  • Indiki:

  • Habaryňyzy şu ýere ýazyň we bize iberiň