sargyt_bg

önümleri

XC7Z100-2FFG900I - Toplumlaýyn zynjyrlar, oturdylan, çip ulgamy (SoC)

gysga düşündiriş:

Zynq®-7000 SoC -3, -2, -2LI, -1 we -1LQ tizlik derejelerinde bolýar, iň ýokary öndürijiligi -3 bilen.-2LI enjamlary programmirläp bolýan logika (PL) VCCINT / VCCBRAM = 0.95V bilen işleýär we iň pes statiki güýji üçin barlanýar.-2LI enjamyň tizlik spesifikasiýasy -2 enjamyňky bilen deňdir.-1LQ enjamlary -1Q enjamlary bilen deň naprýa andeniýede we tizlikde işleýär we pes güýç üçin barlanýar.Zynq-7000 enjam DC we AC aýratynlyklary täjirçilik, giňeldilen, senagat we giňeldilen (Q-temp) temperatura diapazonlarynda görkezilýär.Işleýiş temperatura diapazonyndan başga ýa-da başgaça bellenilmedik bolsa, ähli DC we AC elektrik parametrleri belli bir tizlik derejesi üçin deňdir (ýagny, -1 tizlikli senagat enjamynyň wagt aýratynlyklary -1 tizlikli täjirçilik bilen deňdir) enjam).Şeýle-de bolsa, täjirçilik, uzaldylan ýa-da senagat temperatura diapazonlarynda diňe saýlanan tizlik derejeleri we / ýa-da enjamlar bar.Supplyhli üpjünçilik naprýa .eniýesi we çatryk temperaturasynyň aýratynlyklary iň erbet ýagdaýlary görkezýär.Goşulan parametrler meşhur dizaýnlara we adaty programmalara mahsusdyr.


Haryt maglumatlary

Haryt bellikleri

Önüm aýratynlyklary

TYPE Düşündiriş
Kategoriýa Toplumlaýyn zynjyrlar (IC)

Içerki

Çip ulgamy (SoC)

Mfr AMD
Seriýa Zynq®-7000
Bukja Gatnaşyk
Önümiň ýagdaýy Işjeň
Binagärlik MCU, FPGA
Esasy prosessor CoreSight ™ bilen goşa ARM® Cortex®-A9 MPCore ™
Fleş ölçegi -
RAM ululygy 256KB
Daşky enjamlar DMA
Birikdirmek CANbus, EBI / EMI, Ethernet, I²C, MMC / SD / SDIO, SPI, UART / USART, USB OTG
Tizlik 800MHz
Esasy sypatlar Kintex ™ -7 FPGA, 444K Logika öýjükleri
Işleýiş temperaturasy -40 ° C ~ 100 ° C (TJ)
Bukja / gap 900-BBGA, FCBGA
Üpjün ediji enjam bukjasy 900-FCBGA (31x31)
I / O sany 212
Esasy önümiň belgisi XC7Z100

Resminamalar we metbugat

Resurs görnüşi LINK
Maglumatlar sahypalary XC7Z030,35,45,100 Maglumatlar sahypasy

Zynq-7000 Programhli programmirläp boljak SoC syn

Zynq-7000 Ulanyjy gollanmasy

Önüm okuw modullary TI güýç dolandyryş çözgütleri bilen 7-nji seriýa Xilinx FPGA
Daşky gurşaw barada maglumat Xiliinx RoHS şahadatnamasy

Xilinx REACH211 şahadatnamasy

Aýratyn önüm Programhli programmirläp bolýan Zynq®-7000 SoC

Xilinx Zynq® Z-7035 / Z-7045 / Z-7100 SoC bilen TE0782 seriýasy

PCN dizaýny / spesifikasiýasy Köp Dev Material Çg 16 / Dekabr / 2019
PCN gaplamasy Köp enjamlar 26 / Iýun / 2017

Daşky gurşaw we eksport klassifikasiýalary

ATTRIBUTE Düşündiriş
RoHS ýagdaýy ROHS3 laýyk
Çyglylyga duýgurlyk derejesi (MSL) 4 (72 sagat)
REagdaý Täsir etmäň
ECCN 3A991D
HTSUS 8542.39.0001

 

SoC

SoC esasy arhitekturasy

Çipdäki adaty arhitektura aşakdaky böleklerden durýar:
- Iň bolmanda bir mikrokontrol (MCU) ýa-da mikroprosessor (MPU) ýa-da sanly signal prosessor (DSP), ýöne birnäçe prosessor ýadrosy bolup biler.
- RAM bir ýa-da birnäçe RAM, ROM, EEPROM we fleş ýady bolup biler.
- Wagt impuls signallaryny üpjün etmek üçin yrgyldadyjy we faza gulplanan aýlaw zynjyry.
- Hasaplaýjylardan we taýmerlerden, elektrik üpjünçilik zynjyrlaryndan ybarat periferiýa enjamlary.
- USB, FireWire, Ethernet, uniwersal asynkron geçiriji we seriýa periferiýa interfeýsleri we ş.m. ýaly dürli baglanyşyk standartlary üçin interfeýsler ..
- Sanly we analog signallaryň arasynda öwürmek üçin ADC / DAC.
- Naprýa .eniýäni sazlaýjy zynjyrlar we naprýa .eniýe sazlaýjylary.
SoC-leriň çäklendirmeleri

Häzirki wagtda SoC aragatnaşyk arhitekturasynyň dizaýny birneme kämildir.Çip öndürýän kompaniýalaryň köpüsi, çip öndürmek üçin SoC arhitekturasyny ulanýarlar.Şeýle-de bolsa, täjirçilik goşundylary görkezmäniň bilelikde ýaşamagyny we öňünden aýdyp boljakdygyny dowam etdirýärkä, çipe integrirlenen ýadrolaryň sany artar we awtobus esasly SoC arhitekturasy hasaplamagyň artýan talaplaryny kanagatlandyrmak has kynlaşar.Munuň esasy ýüze çykmalary
1. göwrüminiň pesligi.soC ulgam dizaýny, enjam ulgamyndaky modullary kesgitleýän ulgam talaplarynyň derňewi bilen başlaýar.Ulgamyň dogry işlemegi üçin SoC-de her fiziki modulyň çipdäki ýagdaýy birneme kesgitlenendir.Fiziki dizaýn gutaransoň, täzeden dizaýn prosesi bolup biljek üýtgeşmeler girizilmeli.Beýleki tarapdan, awtobus arhitekturasyna esaslanýan SoC-ler, awtobus arhitekturasynyň mahsus arbitra communication aragatnaşyk mehanizmi sebäpli uzaldylyp bilinjek prosessor ýadroslarynyň sany bilen çäklidir, bir wagtyň özünde diňe bir jübüt prosessor ýadrosy aragatnaşyk gurup biler.
2. Aýry-aýry mehanizmlere esaslanýan awtobus arhitekturasy bilen, SoC-daky her bir funksional modul, awtobusyň gözegçiligini ele alandan soň ulgamdaky beýleki modullar bilen aragatnaşyk gurup biler.Umuman aýdanyňda, bir modul aragatnaşyk üçin awtobus arbitra rights hukuklaryny alanda, ulgamdaky beýleki modullar awtobus boş bolýança garaşmaly.
3. clockeke sagat sinhronizasiýa meselesi.Awtobusyň gurluşy global sinhronizasiýany talap edýär, ýöne proses aýratynlygynyň kiçelmegi we kiçelmegi bilen iş ýygylygy çalt ýokarlanýar we 10 GGs-den soň bolýar, birikmäniň gijä galmagy sebäpli ýüze çykýan täsir şeýle bir çynlakaý bolar welin, global sagat agajyny dizaýn etmek mümkin däl we ägirt uly sagat ulgamy sebäpli, onuň sarp edilişi çipiň umumy sarp edişiniň köp bölegini tutar.


  • Öňki:
  • Indiki:

  • Habaryňyzy şu ýere ýazyň we bize iberiň